

# 基于闪存的图像存储系统设计

张胜勇1,2,高世杰1,吴志勇1

(1. 中国科学院长春光学精密机械与物理研究所, 吉林 长春 130033;

2. 中国科学院研究生院,北京 100039)

摘要:针对硬盘存储图像速度慢、可靠性差的弊端,分析了以Flash作为存储介质的可行性,提出了一种基于闪存Flash的存储系统设计方案。利用并行与流水线技术相结合,有效提高了存储容量和操作速度。整个存储系统利用FPGA控制读、写、擦除以及坏块识别的逻辑时序,利用单片机管理无效块,建立有效块表。实现了对高速大容量图像数据的存储操作,满足了实际应用中高速相机的需求。

关键词: Flash; 存储系统; FPGA; 单片机

中图分类号: TP343

文献标识码: A

## Design of image storage system based on flash

ZHANG Sheng Yong<sup>1,2</sup>, GAO Shi Jie<sup>1</sup>, WU Zhi Yong<sup>1</sup>

- (1. Changehun Institute of Optics, Fine Mechanics and Physics, Chinese Academy of Sciences, Changehun 130033, China;
  - 2. Graduate School of Chinese Academy of Sciences, Beijing 100039, China)

Abstract: Aiming at the requests of measuring equipments by the modern testing-field, this paper analyzes feasibility of Flash as storage medium, and proposes a design scheme for storage system based on Flash memory. The design uses parallel-channel and pipeline technology to improve the storage capacity and the operate rate, resolves the question about invalid-block through shield function in FPGA. Based on high speed and large capacity, the system implements low-power and miniaturization. This system could operate without connection with PC completely, and satisfy the request of realistic application.

Key words: Flash; storage system; FPGA; MCU

随着高速相机的发展和科学技术的不断进步,新型大面阵数字化相机对存储系统提出了新要求。传统的硬盘存储已经不能满足实际需求,特别是一些高帧频相机,迫切需要一种高速大容量的存储系统与之相匹配。而闪存 Flash 作为一种新兴的半导体存储器件以其低功耗、无噪音、体积小、重量轻、抗震动、能够适应恶劣的力学和温度环境等优点,得到迅猛的发展。目前 Samsung公司 sle Flash 单片容量已达 8 GB,而 mle Flash 更是达到了 16 GB。国内外许多公司都已经加入固态盘的研制,由此可见 Flash 具有广阔的发展空间。

#### 1 系统总体设计思想

系统以 Flash 作为存储介质,FPGA 作为时序发生器,控制所有对闪存的操作时序。单片机用来处理坏块,FPGA 将识别出来的坏块地址发送给单片机,单片机将收到的坏块存入片内 RAM 中,并根据坏块地址建立有效块表。在读写操作时,单片机根据 FPGA 所发送的外部中断信号,定时向 FPGA 发送有效块地址。

《微型机与应用》2010年第8期

数字相机所采集图像数据通过 cameralink 接口传人FPGA, 经过 FPGA 处理后写人 Flash 存储介质中。Flash 采用并行与流水线技术相结合,提高了存储容量和存储速率。在读出数据时将存储板从设备取下,通过千兆网接口与 PC 机相连,将 Flash 中图像数据传到 PC 机进行图像的恢复处理工作。

#### 2 存储系统硬件设计

#### 2.1 核心芯片选择

存储介质采用 Samsung 公司的 NAND Flash 芯片 K9WAG08U1A,其外部接口速度为 40 MHz,接口宽度为 8 bit,单片容量 2 GB<sup>[1]</sup>。由于整体时序控制相对复杂,控制核心采用 Cyclone 系列的 EP1C12Q240 专门控制时序,处理坏块选用 TI 公司的 16 位单片机 MSP430F149,其中高速晶振最高可配置为 8 MHz,内部有 60 KB Flash 可以用来存储代码和必要的数据信息。Cameralink 接口芯片选用 DS90CR286,用于将 4 路差分信号转换成 28 位 TTL信号。千兆网接口选用 AX88180 和 M88E1111 芯片。

欢迎网上投稿 www.pcachina.com

#### 2.2 硬件结构框图

图 1 所示为整个存储系统框图。主机发送各项操作命令给单片机,单片机在接收到相应命令后将相应的控制位信息发送给 FPGA,FPGA 接收到控制信息进行相应的操作。在存储图像数据时,高速数字相机所采集数据通过 Cameralink 接口传入 FPGA 内部,在

FPGA 内部首先进行串并转换后存入建立好的 FIFO 缓存,使高速数据流与相对低速的 Flash 接口速度相匹配达到异步存储的目的。在任务执行结束后,可以将存储器从设备取下,通过千兆网与 R/B 主机相连实现到计算机硬盘的高速下载,再由主控计算机进行图像的恢复处理工作。



图 1 系统框图

#### 2.2.1 Flash 并行与流水线操作

Flash 的接口速度为 40 MHz,但这只是写入页寄存器的速度。从页寄存器存储到芯片内部还有一段编程时间,典型值为 200 μs。假设一页大小为 2 KB,这样写完一页的时间为:

 $T = T_W + T_P + T_{ADDR} + T_{TR}$ 

其中  $T_{\rm w}$  是写一页的寄存器时间:

 $T_{\rm w} = 25 \text{ ns} \times 2.048 \text{ B} = 51.2 \text{ us}$ 

将寄存器中数据写入片内存储介质所需时间  $T_P$  为:  $T_P=200$  μs

 $T_{ADDR}$  是写地址时间,需要 5 个周期:

 $T_{ADDR} = 25 \text{ ns} \times 5 = 125 \text{ ns}$ 

写命令以及地址转换所需时间  $T_{TR}$  为:

 $T_{\rm TR} = 600 \, \rm ns$ 

如此算来,写完 2 KB 所需时间为:

 $T=51.2 \mu s+200 \mu s+125 ns+600 ns$ 

 $=251.925 \mu s$ 

速度为:2048 B/251.925 us=8.13 MB/s。

可见该速度过低,即使采用4片并行操作峰值也不过30 MB/s 左右。为了提高存储速度,除了并行操作外又引入流水线技术。如图2 所示,本系统采用4行8列



图 2 Flash 阵列存储结构

的阵列式结构,4行并行操作增加了位宽,由原来单片的 8 bit 扩展为 32 bit。利用八列芯片进行流水线的操作,当对第一列的页寄存器写操作结束后进入编程时间,而接着对第二列的页寄存器写入操作,依次操作,当写完第 8 列时,第一列已经编程结束,将数据存储进闪存介质中。这样实际上写一页的时间即为写页寄存器的时间,存储速度大大提高。存储一页时间由原来的 251.925 μs减小到 51.925 μs,单片速度也提高到了 39.44 MB/s。当然这只是峰值速度,不过在实验中 FPGA 采用 150 M 晶振,经过二分频后作为系统主时钟,这样对闪存操作写时钟也达到了 37.5 MHz,目前实验测得单片速度已达到 35MB/s,四片并行操作即可达到 140 MB/s,完全满足了实际需求<sup>[2]</sup>。

#### 2.2.2 控制信号驱动能力设计

由于存储系统采用 Flash 的阵列式操作,考虑到 FPGA 管脚限制,所有闪存芯片各个控制信号不可能单独控制。于是采用每列共用片选信号(CE)、忙/闲信号(R/B)、每行共用 I/O,而其他控制信号每行共用。FPGA 管脚驱动能力有限,最多驱动 6~8 片闪存工作,而 SN74lvth162245能够增加驱动能力,每个输出又能稳定驱动 8 片 Flash 正常工作,所以每个控制信号通过 SN74lvth162245 芯片实现拓扑结构增加驱动能力,以 ALE 信号为例,具体实现如图 3 所示。



图 3 控制信号驱动能力拓扑结构

FPGA 输出一根控制信号 ALE, 分别接到 SN74lvth162245 的4 个管脚, 而 SN74lvth162245 的每个管脚又能驱动 8 片闪存芯片,这样就实现了对整块电路板上所有控制信号的控制<sup>[3]</sup>。



#### 3 存储系统软件设计实现

#### 3.1 Flash 操作流程及时序控制

整个系统在操作过程中,每次上电开始先将计数器以及寄存器进行初始化操作,之后等待主机命令。由于闪存存在无效块问题,所以每次在初始化结束后应先识别坏块。如图 4 所示,当 comm=001 时 FPGA 开启坏块识别模块。将各个芯片的无效块找出来之后直接发送给单片机,单片机将无效块存在内部 RAM 中,并且根据无效块建立有效块表。这时才可以开启相机进行图像数据的存储工作。当 comm=010 时,FPGA 开启写操作模块。存储工作。当 comm=010 时,FPGA 开启写操作模块。存储工作。当 comm=010 时,FPGA 开启写操作模块。时以不用识别第一块可以直接进行写操作。在写第一块的中间时刻给单片机外部中断,单片机在中断函数里将下一有效块地址发送到 FPGA 内部缓存起来,当写完当前块时直接调用缓存中有效块地址进行操作。具体时序如图 5 所示。



图 4 系统软件设计流程图

《微型机与应用》2010年第8期

从时序图上看, 第一周期是第一个指令输入周期, 此时令 CLE 为高电平, ALE 为低电平, 同时写入编程操 作命令 80h; 第二到第六周期是地址输入周期, 其中 2 个周期用来输入列地址,3个周期用来输入行地址,此 时令 CLE 为低电平, ALE 为高电平, 命令和地址的写入 均在 WE 的上升沿进行。地址输入完后,此时令 CLE 和 ALE 均为低电平,在 WE 的上升沿,依次写入待写入的 2048个数据。数据输入完成后,使CLE 为高电平,ALE 为低电平,输入第二个指令周期 10h,表示数据输入已 经完成。之后芯片进入编程状态,此时 R/B 为低电平, 待检测到 R/B 重新为高电平后, 使 CLE 为高电平, ALE 为低电平,写入读状态命令 70h,检测编程是否操作成 功。在 RE 的上升沿读出 I/O 上的数据,判断 I/O0 是否 为"0",如果为"0",说明编程操作成功,为"1"说明编程 失败,而在真正的流水线操作过程中读取状态标志是禁 止的<sup>[1]</sup>。

同样在 comm=011 以及 comm=111 时依次开启相应模块进行读操作和擦除操作,除擦除时序只需要 3 个周期写行地址外,其他具体操作时序与写操作类似。

#### 3.2 缓存模块设计

FIFO(d)中。当存满第一组 FIFO 后将读出 FIFO 中的数据写到 Flash 的页寄存器中。与此同时外部不断进来的数据依次放入第二组、第三组,直到第八组 FIFO中,然后再次写到第一组中去。而 FIFO 的输出端由写操作模块控制,当第一组页寄存器写完之后,将第二组 FIFO 中数据读出到第二组 Flash 的页寄存器,同理依次将 FIFO 中数据写入相对应 Flash 的页寄存器中。这样,通过 FIFO 的缓存作用,实现了不同时钟之间的异步存储,大大提高了存储速度[4-5]。

#### 4 关键问题解决——屏蔽坏块

近年来坏块问题一直是制约 Flash 使用的瓶颈,同时坏块问题也是整个系统的关键问题。如果不对坏块处理,数据写人坏块将直接导致数据的丢失。在实验过程中采用工业级闪存芯片,发现每组的坏块总数在 40 块以下,相对于整个芯片来说应算少数。所以采取将每组坏块相与后全部屏蔽的方法来避免存储数据的丢失,即如果发现同一组中某一片的第 1000 块为坏块,则同组的其他片的第 1000 块均视作坏块,不再对其操作。整个坏块屏蔽过程主要分为三步:

#### (1) 坏块识别

如图 4 所示,系统上电开始首先进行初始化,然后 当 FPGA 收到命令 comm=001 时,开启坏块识别模块。三 星公司在 Flash 芯片出厂时已经对坏块作了标记,如果



图 5 Flash 写操作时序图

char flag\_bad=0;

是坏块则在该块的第一页、第二页备用空间的第一个字节写入了非 FFh 数据,所以只要读出每块第一页和第二页的 2 048 列数据就可以判断该块是否为无效块。对坏块识别时序与读操作几乎相同,但只读取每块的第一页、第二页的 2 048 列数据,如果读出数据均为 FF,则说明该块为有效块,否则为无效块[1]。

#### (2) 坏块存储

根据坏块识别模块找出坏块后首先以 16 bit 数据形式存入 FPGA 片内 RAM 中,其中 0~12 bit 存储块地址,13~15 bit 存储 Flash 的组信息,以便向单片机发送时方便区分是哪一组的坏块。在坏块全部识别完成之后,将RAM 中的坏块地址读出存入单片机中,单片机根据组信息,分别将坏块存在 8 个数组当中。

#### (3)有效块建立

坏块存储完之后需要根据此信息建立有效块数组,以便在以后的读写以及擦除过程中使用。而单片机的ROM 总大小为 60 KB,除去存储代码空间外能够存储数据空间有限,不可能将所有有效块地址都一次存储,所以每一组 Flash 各建立 2 个数组用来各存放有效块地址。首先在读写操作之前就将这两个数组存满,然后操作中当收到 FPGA 发送的中断信号时,在中断函数里顺序读取数组中的有效块地址发送给 FPGA,当第一个数组发送完后开始发送第二个数组,同时继续对第一个数组存储有效块。同理当第二个数组发送完再次发送第一个数组时,对第二个数组继续存储有效块,如此交替循环克服了单片机内部存储空间不足的缺点。具体的建立有效块地址函数如下:

void save (unsigned char seg,unsigned int block\_addr,unsigned int\*buff\_bad,unsigned int\*buff\_valid) {

int k=0; int n=0; 28

```
int b:
b=block_addr;
while (n < 20)
   for(k=0;k<40;k++)
     if(b == *(buff_bad+k))
      flag_bad = 1;
      break;
    }
    else
      flag_bad=0:
    if(! flag_bad)
     *(buff_valid+n)=b;
     n++:
   b++;
  switch (seg)
   case 0: block1 =b; break;
   case 1: block2 =b; break;
    case 2: block3 =b; break;
    case 3: block4 =b; break;
    case 4: block5 =b; break;
    case 5: block6 =b; break;
    case 6: block7 =b; break;
    case 7: block8 =b; break;
    default: break:
```

《微型机与应用》2010年第8期

其中 seg 表示存储的是哪一组 Flash 的有效块,block\_addr 记录着上一数组有效块所存到的位置以便接着向下存储有效块,而 buff\_bad、buff\_valid 则分别存的是无效块地址和新建立好的有效块地址。局部变量 k 用来对无效块地址循环,n 是用来控制数组大小一次只存储 20 个有效块地址,b 是承接上次所存储的有效块位置。

整个系统的存储介质由 32 片 Flash 芯片组成,但目前只焊了 4 行 4 列 16 片的阵列结构,总容量为 32 GB。由于 K9WAG08U1A 是由 2 片 K9K8G08U0A 组成,而实际所测得在流水线操作时写操作编程的时间不超过 200 μs,而写一页寄存器的时间是 51.2 μs,所以 4 列 8 级流水线操作满足了编程时间上的要求。

经过实际测量,单片速度完全可以达到 35 MB/s,4 片并行操作,向阵列中写人速率可达到 140 MB/s。通过单片机的在线调试,可以看出无效块地址也全部跳过。并且对Flash 阵列反复进行连续数字的写操作,通过单页读程序读出各个坏块之前之后两页数据,发现数据连续,无误码出现,存储数据的可靠性得到保证,满足实际需求。

#### 参考文献

- K9WAG08U1A Advanced FLASH Memory DataSheet SAMSUNG Electronics. 2005.
- [2] 李 超,王虹现,邢孟道. 高速大容量 Flash 存储系统设计[J].火控雷达技术技术,2007,36(1):110-114.
- [3] 吴鵬. 高速实时 Flash 阵列数据采集系统研究与实现 [D]. 南京理工大学, 2007.
- [4] 刘瑞,黄鲁,陈楠. 基于 Flash 的高速大容量固态存储系统设计[J].测控技术,2009,28(4):10-14.
- [5] 徐辉.基于 Flash 的大容量记录器的设计[D]. 中北大学,2007.

(收稿日期:2009-11-26)

#### 作者简介:

张胜勇,男,1984年生,硕士研究生,主要研究方向:固态存储技术。

高世杰,男,1979年生,研究实习员,主要研究方向:数据通信。

吴志勇,男,1965年生,研究员,博导,主要研究方向: 光电测控设备总体技术,光纤通信技术。

#### (上接第 24 页)

}



(a) 控制前 power monitor 电压

0.2
0.0.2 0.4 0.6 0.8 1 1.2 1.4 1.6 1.8 2
1/s x 10<sup>-5</sup>
(b) 控制后 power monitor 电压

图 7 控制前后的功率曲线对比图

期性起伏现象消失,输出光功率的稳定性有了很大的改善。

#### 参考文献

- [1] 黄马波.低噪声 LD 泵浦固体激光器及其控制电路设计 [D].湖北:中国优秀硕士学位论文全文数据库, 2006.
- [2] 袁波江, 薛大建, 陆璇辉. 低噪声半导体激光器驱动电源的研制[J]. 光学仪器, 2005, 27(5):69-71.
- [3] 张秀勇, 高春清, 高明伟.用于低噪声 DPL 激光器的高稳定性 LD 驱动源的研制[J].光学技术, 2007, 33(5):

《微型机与应用》2010年第8期

778 - 780.

- [4] 房怀英,杨建红.基于 ARM 系统激光器的温度和功率反馈补偿系统的设计[J].安徽工业大学学报,2009,26(2):151-154.
- [5] 黎洪生,陈武勤,刘苏敏.基于 PID 算法的大功率 泵浦激光器温控系统设计[J].工业控制计算机, 2009,22(6):57-58.
- [6] 冯巧玲,吴娟.自动控制原理[M].北京:北京航空 航天大学出版社,2007.

(收稿日期:2009-12-23)

#### 作者简介:

任晓辉,女,1984年生,硕士研究生,主要研究方向:科学仪器与自动控制。

汪曣,男,1955年生,教授,博士生导师,主要研究 方向:质谱与光谱分析测试技术及仪器研究。

欢迎订阅

# 微望机与意用

半月刊

订阅代号: 82-417

### 基于闪存的图像存储系统设计



作者: 张胜勇, 高世杰, 吴志勇, ZHANG Sheng Yong, GAO Shi Jie, WU Zhi Yong

作者单位: 张胜勇, ZHANG Sheng Yong(中国科学院长春光学精密机械与物理研究所, 吉林长春130033;中

国科学院研究生院,北京100039), 高世杰,吴志勇,GAO Shi Jie,WU Zhi Yong(中国科学院

长春光学精密机械与物理研究所, 吉林长春, 130033)

刊名: 微型机与应用 ISTIC PKU

英文刊名: MICROCOMPUTER & ITS APPLICATIONS

年,卷(期): 2010,29(8)

被引用次数: 0次

#### **参考文献(5条)**

1. K9WAG08U1A Advanced FLASH Memory DataSheet SAMSUNG Electronics 2005

- 2. 李超. 王虹现. 邢孟道 高速大容量Flash存储系统设计 2007(1)
- 3. 吴鹏 高速实时Flash阵列数据采集系统研究与实现 2007
- 4. 刘瑞. 黄鲁. 陈楠 基于Flash的高速大容量固态存储系统设计 2009 (4)
- 5. 徐辉 基于Flash的大容量记录器的设计 2007

#### 相似文献(10条)

1. 期刊论文 秦晓康. 徐惠民. QIN Xiao-kang. XU Hui-min 嵌入式设备NAND Flash存储系统的设计与实现 -计算机工程与设计2010, 31(3)

为了实现一种嵌入式设备存储系统的解决方案,对嵌入式设备广泛采用的大容量存储设备NAND Flash进行了深入的研究. 设计了一种嵌入式设备中NAND Flash存储系统的解决方案,介绍了其功能用途和系统结构,分层介绍了系统的具体设计,重点介绍了比较独特的块设备驱动层和FTL层的设计方法以及对驱动初始化的优化. 通过实际设计NAND Flash存储系统Linux驱动,说明了该系统设计实际应用时的出色效果.

2. 学位论文 许建荣 基于嵌入式Linux的Flash存储系统的研究和实现 2007

Flash存储器由于体积小、功耗低、性能稳定等特点在便携式电子产品中得到了广泛的应用。Flash存储器主要有两种形式: Nor Flash和Nand Flash。Nor Flash具有XIP特性,可以直接在芯片上执行代码,而且读取速度较快。Nand Flash存储密度高、容量大、生产工艺简单、性价比高,但是控制方式复杂而且可能会存在一定的坏块。根据各自的特点,这两种Flash存储器分别用于不同的系统中。

805plus 微处理器是由东南大学国家专用集成电路系统工程技术研究中心和北京大学微处理器研究开发中心共同设计的32位移动终端应用处理器,面向低成本手持设备和其它通用嵌入式设备。本课题的研究和实现基于采用805plus平台设计开发的媒体播放器,提出了在嵌入式Linux系统中的Flash存储系统的硬件和软件方案。系统采用了Nor和Nand Flash结合的方案,在Nor Flash上存储与系统相关的软件和程序,在Nand Flash上存储用户数据和多媒体数据。

在嵌入式Linux中的Flash存储系统的设计和实现主要包括两个部分:一部分是Flash芯片驱动。本文结合805plus芯片提供的EMI控制器和Nand控制器以及DMA和中断控制器分别实现了Nor和Nand Flash的读写擦除等基本的操作,从而实现对Flash芯片以及其介质上数据访问和控制,在这个基础上按照Linux MTD设备驱动机制实现相关的设备驱动。Flash芯片驱动与硬件平台的相关性很大,这是本文的主要内容。另外一个部分是实现Flash上的数据管理。本文分别根据Nor和Nand Flash数据存储和操作特点提出了Flash上数据管理的要求,分析了JFFS2和YAFFS的特点以及各自的存储方式、断电保护、损耗平衡、垃圾回收等一系列的策略和机制,并在此基础上分别在Nor和Nand Flash上实现并优化了这些管理机制。

本文最后根据平台特点进行Linux源代码的配置和编译,并在硬件平台上进行了功能验证。

3. 期刊论文 刘锐. 李盘林. 李秉智. LIU Rui. LI Pan-lin. LI Bing-zhi 一种适用于大容量Flash存储系统的管理方案

#### -计算机应用研究2006, 23(2)

针对嵌入式系统中大容量存储设备及其管理方面的需求,分析了传统的固定单元管理方式的弊端,提出了一种针对大容量Flash存储系统的灵活的管理方案.该方案通过实际访问量来动态地管理Flash,提高了操作效率,同时也减少了资源占用.保证了系统的性能.

4. 学位论文 柳吉林 低功耗策略在基于Flash存储系统中的设计与实现 2009

随着消费类电子的发展,消费者对便携式电子产品的存储容量要求不断增长,NAND Flash具有体积小、速度快及抗震动等优异特性,使其成为便携式产品首选的存储介质。另一方面,对于大多数手持嵌入式设备来说,容量有限的电池仍然是唯一的能量来源,所以低功耗设计是嵌入式系统设计的重要课题。因而如何降低基于NAND Flash存储系统的功耗也成为重要的研究对象。

本文首先介绍了NAND Flash技术原理和应用特点,随后说明了系统软硬件平台和Windows CE下存储系统管理体系结构,以及NAND Flash驱动程序的结构。之后重点阐述了当前NANO Flash存储系统低功耗的主要研究方法和策略,并分析和比较了它们的优缺点。在对Windows CE中的FAT文件系统实验分析之后,得出了FAT文件系统中FAT扇区、目录扇区和数据扇区这三类逻辑扇区数据更新次数存在巨大差异的结论,该差异性导致了擦除操作功耗和读写操作功耗的增加。为了降低擦除操作的功耗,提出了分类缓冲方案,它通过将更新次数高的逻辑扇区存放于缓冲区,使其每次更新操作都在缓冲区中进行,减少了垃圾块的产生和擦除垃圾块的次数,降低擦除垃圾块的功耗,为了降低读写操作的功耗,提出了分类存储方案,它通过以块为单位集中存储同类型逻辑扇区数据,降低垃圾块中有效数据的比率,减少了读写有效数据的次数,降低读写有效数据的功耗。本论文选择了Intel XScale PXA255开发板为硬件平台,微软WinCE4. 2操作系统为软件平台,在此系统平台上设计和实现了分类缓冲方案和分类存储方案,构建了低功耗的NAND Flash存储系统

最后的功耗测试和性能测试结果表明,本论文提出的低功耗方案在没有损失系统性能的情况下,对于大部分文件操作负载,都可以有效地降低基于 NAND Flash存储系统的功耗,平均降低功耗幅度为25.2%。特别对于小文件频繁读写的应用场合,低功耗方案有更好的降低功耗效果。

#### 5. 会议论文 王浩. 刘文怡 基于M25P80串行Flash数据存储系统的设计与实现 2008

介绍了一种基于M25P80串行Flash数据存储系统,本系统通过FPGA控制M25P80 Flash的SPI接口,占用系统资源少、连线简单、方便灵活、便于移植;文中通过介绍系统设计方案,阐述了系统硬件组成及总体框架;通过介绍系统工作原理,阐述了系统工作流程,Verilog程序算法,并较详细的介绍了M25P80 Flash的硬件电路及时序控制;实现情况部分即通过上位机读数表明系统工作稳定,性能良好。

6. 期刊论文 丁双喜. 张盛兵. 贾宝峰 双通道流水线Flash存储系统的设计 -微电子学与计算机2008, 25(8)

提出了一种新颖的基于NAND Flash的存储系统.采用了双通道和流水线设计,提高了存储系统的吞吐量、降低平均响应时间. 片上缓存技术隐藏了Flash的操作延时,提高了数据存储的速度. 相比较传统的设计,平均读速度提高了约70. 3%,平均写速度提高了约79. 7%.

7. 期刊论文 <u>侯佳娜. 姚爱琴. 孙运强. HOU Jia-na. YAO Ai-qin. SUN Yun-qiang</u> 提高FLASH存储系统速度和安全性的研究 - 仪表技术2009, ""(12)

介绍所设计的高速、大容量存储系统的改进方案.采用固态存储芯片FLASH(闪存)为存储介质,FPGA(现场可编程门阵列)为存储阵列的控制核心,确保外部高速数据的输入;设计新的环块标记方法,提高数据保存的安全性;充分利用FLASH忙时间,实现对高速实时数据的可靠存储。

8. 学位论文 邱华 嵌入式系统中Nand Flash存储系统的研究和实现 2009

随着消费类电子的发展,消费者对便携式电子产品的存储容量要求不断增长,Nand Flash存储器作为一类非易失性存储器,具有功耗低、读写快、容量大、成本低、抗震性好等优点而被广泛应用于各种嵌入式设备中。

本文基于微软Windows CE5. 0操作系统及三星S3C2416XH-40微处理器,设计并实现了Nand Flash存储系统,包含了硬件方案的设计、Windows CE5. 0下的软件方案设计,并对该系统进行了优化与测试。首先,针对市场上两类主流的非易失闪存Nor Flash技术和Nand Flash技术,在多方面进行比较,突出了使用Nand Flash技术的优越性; 讨论了多级单元Nand Flash技术,该技术能够非常有效地提高Nand Flash存量; 阐述了相关的NAND特性, 以克服传输速率瓶颈。其次,结合三星S3C2416XH-40微处理器外部存储接口控制器的特点,给出了Nand Flash的硬件方案; 根据Windows CE5. 0操作系统分层架构的机制及各层的特性和作用,详细阐述了基于三星S3C2416XH-40微处理器与Windows CE5. 0操作系统平台的Nand Flash存储系统软件设计方案,其中包含了底层Nand Flash块设备驱动的设计和实现及项层文件系统的设计。底层块设备驱动采用Windows CE5. 0标准的流式接口驱动架构,结构消断且易于扩展; 项层文件系统系统用交易安全的FAT文件系统(TFAT),稳定性高且应用广泛。此外,系统还实现了根据注册表配置实现Nand Flash的逻辑分区以及注册表的及时更新功能。最后,采用两片特性对该存储系统进行了优化,在基于嵌入式Windows CE5. 0操作系统和三星S3C2416XH-40微处理器的手持式终端设备上,对其功能进行了一系列验证性的测试工作,包括在驱动层和文件系统层对读、写速率的测试等。

实验表明, Nand Flash存储系统的性能稳定可靠。由底层驱动的测试数据可知,两片特性使写速率提高到4.76MB/s:对于采用了两片特性和TFAT文件系统的存储系统,文件的读写速率分别可高达8.62MB/s、1.45MB/s。

- 9. 期刊论文 陈世利. <u>外墨杰. 栗大超. 靳世久 SPI串行Flash在数据存储系统中的应用</u>-国外电子元器件2001,""(10) ATMEL公司生产的申行 Flash AT45系列存储器的含量已达到了 16Mb,常用于数据存储系统。文中以 AT45D041为例,详细介绍了该系列 Flash存储器的命令集以及申行 SPI接口的应用方法,并给出了相应的模式时序。
- 10. 学位论文 朱颖 嵌入式船用黑匣子数据存储系统 2004

该文以船舶用VDR(船舶航行数据记录仪)黑匣子为背景详细介绍了一种基于ColdFire 5307处理器、嵌入式操作系统uClinux和大容量NAND FLASH存储芯片的网络数据存储系统。目前,随着电子技术的发展、半导体技术的提高,以FLASH为主的固态大容量存储器已成为大容量存储系统的主流解决方案。而在各种FLASH存储器中,NAND FLASH型存储器以高密度和更快的擦写速度在大容量储存应用中更具优势。在系统软件方面,嵌入式操作系统的应用使得软件的编制更加灵活,系统的性能更加可靠和稳定。在系统资源允许的情况下,高速、低功耗的微处理器和功能强大但代码精简的嵌入式操作系统的结合使用成为大多数复杂系统的主要解决方案。我们在控制系统中使用Motorola公司的32位高性能微处理器ColdFire 5307、结合UClinux操作系统,并以韩国三星公司的128M x 8 Bit NANDFlash芯片探SKIGO8U0M为存储单元以及Realtek公司的RTL8019AS 10M以太两卡构成嵌入式网络存储系统。按自定义的传输的议从以太网络接收传输过来的数据流并以一定格式存储起来。论文中主要阐述了整个系统的硬件组成和软件框架。硬件组成部分包括ColdFire 5307主控制模块的总体架构、SDRAM、Boot Flash ROM、JFFS FlashROM、10M以太网接口和Nand Flash大容量存储模块等的实现细节。软件部分包括驱动和操作系统的分别阐述,其中着重介绍了ColdFire 5307系统中NANDFlash驱动的开发细节和实现技巧,当然还包括UClinux操作系统的移植和应用代码的开发。最后,该文详细介绍了该网络存储系统所采用的数据流接口协议以及存储系统的管理、配置、容错、备份等过程。

本文链接: http://d.g.wanfangdata.com.cn/Periodical\_wxjyyy201008008.aspx

授权使用: 陝西理工学院(sxlgxy),授权号: 7be27384-6166-4bdb-affc-9df201165a4f

下载时间: 2010年9月15日